集成電路塊的電源引腳增加高頻退藕電容 每個(gè)集成電路塊的電源引腳就近增一個(gè)高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地按捺電源引腳上的高頻諧波形成干擾。
電路板的高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必需,也是降低干擾的有效手段,PCB板層數(shù)越高,制造工藝越復(fù)雜,單位本錢也就越高,這就要求在進(jìn)行PCB Layout時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行公道的元器件布局規(guī)劃,并采用準(zhǔn)確的布線規(guī)則來完成設(shè)計(jì)。
電源管理系統(tǒng)可以通過組合標(biāo)準(zhǔn)的電源管理集成電路與頂層控制功能來實(shí)現(xiàn)。雖然簡單設(shè)計(jì)是可行的,當(dāng)人們試圖提供獨(dú)立控制器的各種功能和接口需求時(shí),這種方法很快變得無法控制。
隨著板級集成度的不斷提升,對電源管理的作用和復(fù)雜性的要求也越來越高。多個(gè)器件可能需要遵循特殊的上電和斷電時(shí)序。甚至使用多個(gè)電壓支持核和I/O電路的單芯片可能需要專門的時(shí)序。通過使用DC-DC轉(zhuǎn)換器及負(fù)載點(diǎn)穩(wěn)壓器,往往是在本地電路板上提供多個(gè)電源,并可能需要單獨(dú)的監(jiān)測和控制功能。